齐鲁在线 > 资讯 > 科技 > MCU芯片中flash的低功耗管理方法技术 > 正文

MCU芯片中flash的低功耗管理方法技术

2017-09-18 16:44:01 来源:网络 编辑:K027_小凯乐

MCU芯片中flash的低功耗管理方法技术
 
本发明专利技术公开了一种MCU芯片中flash的低功耗管理方法,MCU内部包括时钟模块CLOCK、FLASH存储器、FLASH接口控制模块FLASH_INTF、芯片配置模块CFG和MCU内核MCU_CORE所述时钟模块CLOCK负责产生芯片工作所需要的工作时钟,当MCU内核请求读取存储于FLASH中某一地址对应的内容时,MCU内核MCU_CORE输出有效的读FLASH请求信号fls_rd,同时输出对应的读地址信号fls_adr。本发明专利技术在芯片中的通过FLASH接口管理模块对FLASH存储器进行低功耗的读时序控制,能够节省FLASH存储器的功耗,从而使MCU芯片适用于低功耗应用要求,本发明专利技术还可以通过改变MCU芯片中延时控制单元的延时控制信息,使方案能够适用于不同类型和不同性能的FLASH的设计项目,具有适用性广的、实用性强的优点。
A low power management method for flash in MCU chip
The invention discloses a low power consumption management method for flash MCU chip in MCU, including the internal clock module CLOCK, FLASH memory, FLASH interface control module, FLASH_INTF module and CFG chip configuration of MCU kernel MCU_CORE CLOCK the clock module is responsible for producing the required chip working clock, when the MCU kernel request to read stored in FLASH an address corresponding to the contents of the MCU kernel, MCU_CORE output read FLASH valid request signal fls_rd, the read address signal corresponding to the fls_adr output at the same time. The present invention in the chip through the FLASH interface management module for FLASH memory read timing control of low power consumption, power consumption can be saved in FLASH memory, so that the MCU chip for low power applications, the invention also can be changed by the time delay control information delay control unit in MCU chip, the design scheme can be applied to the project different types and properties of FLASH, it has the merit of wide applicability and practicality.
 
一种MCU芯片中flash的低功耗管理方法本专利技术涉及一种管理方法,具体是一种MCU芯片中flash的低功耗管理方法。
 
对于芯片设计来说,在设计目标上往往存在冲突,即它们的性能要足够强大,同时功耗又要足够低。特别是像移动手机、PDA这样的手持设备,一方面要求电池使用时间足够长,但是其作为智能设备又需要性能强大的处理能力。本专利技术的目的在于提供一种MCU芯片中flash的低功耗管理方法,以解决上述
 
中提出的问题。为实现上述目的,本专利技术提供如下技术方案:一种MCU芯片中flash的低功耗管理方法,MCU内部包括时钟模块CLOCK、FLASH存储器、FLASH接口控制模块FLASH_INTF、芯片配置模块CFG和MCU内核MCU_CORE所述时钟模块CLOCK负责产生芯片工作所需要的工作时钟,当MCU内核请求读取存储于FLASH中某一地址对应的内容时,MCU内核MCU_CORE输出有效的读FLASH请求信号fls_rd,同时输出对应的读地址信号fls_adr,当FLASH接口控制模块FLASH_INTF检测到有效的读FLASH请求信号fls_rd时,将产生FLASH存储器所需的低功耗接口时序,从FLASH中把相应存储单元的值读回,并且将读回的值fls_din输送到MCU内核MCU_CORE。作为本专利技术进一步的方案:所述芯片配置模块CFG负责对芯片全局性配置进行控制;全局性配置控制信息包括用于控制芯片中FLASH接口模块中的各延时控制单元的延时控制信息。作为本专利技术再进一步的方案:所述LASH接口控制模块FLASH_IN...一种MCU芯片中flash的低功耗管理方法,MCU内部包括时钟模块CLOCK、FLASH存储器、FLASH接口控制模块FLASH_INTF、芯片配置模块CFG和MCU内核MCU_CORE其特征在于,所述时钟模块CLOCK负责产生芯片工作所需要的工作时钟,当MCU内核请求读取存储于FLASH中某一地址对应的内容时,MCU内核MCU_CORE输出有效的读FLASH请求信号fls_rd,同时输出对应的读地址信号fls_adr,当FLASH接口控制模块FLASH_INTF检测到有效的读FLASH请求信号fls_rd时,将产生FLASH存储器所需的低功耗接口时序,从FLASH中把相应存储单元的值读回,并且将读回的值fls_din输送到MCU内核MCU_CORE。
一种MCU芯片中flash的低功耗管理方法,MCU内部包括时钟模块CLOCK、FLASH存储器、FLASH接口控制模块FLASH_INTF、芯片配置模块CFG和MCU内核MCU_CORE其特征在于,所述时钟模块CLOCK负责产生芯片工作所需要的工作时钟,当MCU内核请求读取存储于FLASH中某一地址对应的内容时,MCU内核MCU_CORE输出有效的读FLASH请求信号fls_rd,同时输出对应的读地址信号fls_adr,当FLASH接口控制模块FLASH_INTF检测到有效的读FLASH请求信号fls_rd时,将...

大家都在看

猜你喜欢